www.oingaieng.cn-国产成人精品免费视频大全,中文字幕无码不卡免费视频 ,777精品久无码人妻蜜桃,国产一级A毛久久久久一级A看免费视频

    FPGA使用入門(mén)實(shí)驗(yàn)報(bào)告示例

    時(shí)間:2020-10-10 16:58:20 報(bào)告 我要投稿

    FPGA使用入門(mén)實(shí)驗(yàn)報(bào)告示例

      一.實(shí)驗(yàn)?zāi)康?/p>

    FPGA使用入門(mén)實(shí)驗(yàn)報(bào)告示例

      (1) 掌握ISE 13.2集成開(kāi)發(fā)環(huán)境和Modelsim軟件的使用方法;

      (2) 熟悉S6 Card實(shí)驗(yàn)板的.使用方法。

      (3) 掌握使用Verilog HDL語(yǔ)言實(shí)現(xiàn)常用組合邏輯和時(shí)序邏輯的方

      法。

      (4) 了解Chipscope的功能與使用方法。

      二. 實(shí)驗(yàn)內(nèi)容

      (1) 熟悉S6 CARD實(shí)驗(yàn)板;

      (2) 熟悉ISE集成開(kāi)發(fā)環(huán)境;

      (3) 3比特加法器仿真與上板實(shí)驗(yàn)

      (4)m序列產(chǎn)生器仿真與在板Chipscope調(diào)試。

      三. 實(shí)驗(yàn)過(guò)程依照指導(dǎo)書(shū)進(jìn)行

      四. 實(shí)驗(yàn)代碼分析

      (1)3bit加法器(見(jiàn)注釋?zhuān)?/p>

      module m_seq_gen(

      //端口I/O定義

      input clk,//定義clk為輸入類(lèi)型

      input reset,//定義resert為輸入類(lèi)型

      output seq//定義seq為輸出類(lèi)型

      );

      //內(nèi)部信號(hào)說(shuō)明

      reg [3:0] state;//定義變量state,為寄存器型,位寬為4

      //功能定義

      always @(posedge clk or negedge reset)//當(dāng)clk上升沿來(lái)到或者reset下降沿來(lái)到,//觸發(fā)敏感事件,執(zhí)行以下程序

      begin

      if(!reset)//如果不是reset下降沿來(lái)到

      state <= 4'b1111;//state輸出結(jié)果為4位的二進(jìn)制數(shù)字1111

      else

      begin

      state[3:1] <= state[2:0];//state從第二位到第四位輸出結(jié)果為其第一位//到第三位的數(shù)值

      state[0] <= ^(state & 4'b1001);//state第一位輸出結(jié)果為state原來(lái)的//值與二進(jìn)制數(shù)1001相與的結(jié)果

      end

      end

      assign seq = state[0]; //連續(xù)賦值,將state第一位值賦給seqEndmodule

      (2)m序列測(cè)試文件代碼分析(見(jiàn)注釋?zhuān)?/p>

      module test_m;

      // Inputs,將clk和reset定義為寄存器類(lèi)型

      reg clk;

      reg reset;

      // Outputs

      wire seq;//將seq定義為連線類(lèi)型

      // Instantiate the Unit Under Test (UUT)

      m_seq_gen uut (

      .clk(clk),

      .reset(reset),

      .seq(seq)

      );

      initial begin

      // Initialize Inputs,將初始值均設(shè)為0

      clk = 0;

      reset = 0;

      // Wait 100 ns for global reset to finish

      #100;

      reset = 0;

      #50 reset = 1;

      // Add stimulus here

      end

      always #10 clk = ~clk;//產(chǎn)生測(cè)試時(shí)鐘,延時(shí)10s后使時(shí)鐘取反endmodule

      五. 實(shí)驗(yàn)仿真結(jié)果分析

      1.3比特加法器(見(jiàn)注釋?zhuān)?/p>

      (1)功能仿真波形

      由上圖可知加法器功能正常,且當(dāng)a、b之和大于7時(shí)產(chǎn)生進(jìn)位

      (2)時(shí)序仿真波形

      板子上撥碼開(kāi)關(guān)的6、7、8和1、2、3分別作為加法器的輸入,D1-D4 LED燈分別表示cout和sum,撥動(dòng)撥碼開(kāi)關(guān),觀察

      LED

      的變化。

      實(shí)驗(yàn)板實(shí)照

      由上圖可證程序運(yùn)行正常,3比特加法成功

      2. m序列產(chǎn)生器

      (1)產(chǎn)生原理:每一個(gè)周期內(nèi),第一個(gè)和第四個(gè)寄存器的值作異或

      運(yùn)算后,寄存器移位,運(yùn)算出的值賦給第一個(gè)寄存器,構(gòu)成新的系統(tǒng)寄存器狀態(tài)值。

      (2)功能仿真波形

      第一行為時(shí)鐘信號(hào),第二行為重置信號(hào),第三行為輸出的m序列。

      (3)Chipscope波形

    【FPGA使用入門(mén)實(shí)驗(yàn)報(bào)告示例】相關(guān)文章:

    實(shí)驗(yàn)報(bào)告范文01-20

    倉(cāng)儲(chǔ)實(shí)踐實(shí)驗(yàn)報(bào)告01-13

    實(shí)驗(yàn)報(bào)告范文(15篇)01-20

    實(shí)驗(yàn)報(bào)告范文15篇01-20

    實(shí)驗(yàn)報(bào)告范文(集錦15篇)01-20

    圍棋入門(mén)規(guī)則04-25

    《血染的實(shí)驗(yàn)報(bào)告》讀后感01-20

    民間文學(xué)課題實(shí)驗(yàn)報(bào)告01-20

    小學(xué)常規(guī)管理規(guī)定示例04-11

    2015年訃告參考示例09-08

    草莓视频在线观看在线观看视频| 国产精品福利在线观电影看| 青柠在线观看免费高清电视剧8| 亚洲成AV人片在线观看WWW| 成AV人片一区二区三区久久| 国产黄色毛片视频| 青柠影院在线观看免费高清电视剧| 久久久不卡国产精品一区二区| 久久精品国产99久久99久久久| 中文字幕在线一区二区|